欢迎来到

新思科技推出业界尾款PCIe 7.0 IP处置妄想

时间:2024-12-26 11:31:55 出处:人物揭秘阅读(143)

万物智能时期若何坐异——去自Aart战Sassine的新思思考

新思科技散漫独创人兼真止主席Aart de Geus战新思科技尾席真止夷易近兼总裁Sassine Ghazi收受齐球驰誉科技播客《Acquired》栏目聘用,配开分享了之后齐球EDA电子设念自动化)规模的科技前沿足艺仄息,战EDA若何减速家养智能AI)、推出智能汽车等中间科技财富修正,业界赋能万物智能时期减速到去。尾款妄想

新思科技推出业界尾款PCIe 7.0 IP处置妄想,处置减速万亿参数规模的新思芯片设念

新思科技推出业界尾款残缺的PCIe 7.0 IP处置妄想,收罗克制器、科技IDE牢靠模块、推出PHY战验证IP。业界该处置妄想可能助力芯片制制商知足合计稀散型AI工做背载正在传输海量数据时对于带宽战延迟的尾款妄想宽苛要供,同时反对于普遍的处置去世态系统互操做性。PCIe 7.0验证IP现已经上市。新思

使人徐苦的科技X!为甚么调试X那末难题?推出

组成调试难题的成份有良多,其中收罗与值已经知(“X”)的情景。X是VHDL、Verilog、SystemVerilog等讲话尺度所界讲的泛滥逻辑值之一,可能代表一、0或者Z,也即是讲X的值是已经知的,从而可能约莫预示设念或者验证情景逻辑仿真中逻辑旗帜旗号的不确定性。新思科技Verdi回回调试自动化的XRCA组件是一种先进的根去历根基果阐收工具,不但可能自动扫描FSDB中的X旗帜旗号并遁踪X旗帜旗号的根去历根基果,借可能批量处置小大量X旗帜旗号以缩短调试时候。

仿真一次便够了!若何停止耗时又难题的重新编译战重新仿真?

新思科技Verdi调试仄台的功能颇为歉厚,有助于进法式圭表尺度试效力。当斥天者早上匹里劈头准备调试时,可借助Verdi提供的功能快捷投进到工做中。本文分享的残缺功能均有助于停止耗时难题的重新编译战重新仿真工做。充真操做一次仿真,缩短调试周转时候!

华中科技小大教+新思科技 | 光教设念与仿真夏令营开启报名

华中科技小大教光电疑息教院与新思科技为深入产教流利融会,于2024年7月8-10日散漫妨碍“光教设念与仿真热期夏令营”。行动聘用了光电规模的驰誉专家战新思科技资深斥天者,教学光教设念与仿真规模的底子知识、钻研仄息及前沿热面,并妨碍实际教学。

新思科技+ Arm:汽车坐异必备处置妄想

为了知足利便性、牢靠性、自坐性战电气化等新的驾驶需供,汽车止业正晨着硬件界讲汽车(SDV)的标的目的修正,那需供下功能、下能效的芯片去真止不竭删减的硬件工做背载。新思科技齐力反对于基于Arm的汽车提供链,助力从基于Arm的劣化芯片设念,直至车辆硬件验证测试的斥天。

降降下功能合计SoC设念能耗的最佳机缘是甚么?

能源操做效力是可延绝去世少的闭头地址。万物智能时期,海量数据的处置战家养智好足艺的快捷去世少,给齐球能源提供带去亘古未有的压力。超小大规模数据中间的能耗皆是必需要坐刻处置的水慢问题下场。为了辅助斥天者真现更节能的SoC,新思科技提供了里背低功耗设念的端到端处置妄想,其中涵盖设念、验证战IP等多个圆里。

万物智能下的更多可能?AI+EDA引收芯片设念的下一场革命

芯片设念重大性的快捷指数级删减给斥天者带去了宏大大的挑战。早正在AI小大热以前,芯片设念止业便把目力放到了AI,探供AI+EDA的更多可能性。比去多少年去,新思科技延绝引收着AI+EDA芯片设念趋向。古晨,新思科技已经将AI周齐引进Synopsys.ai总体处置妄想,不但带去了效力的赫然提降,而且辅助客户真现了突破性的设念量量战斲丧劲提降。

融进“制制意见”的设念,真现超构透镜与ARVR初次即细确的设念妄想

融进“制制意见”(Manufacturing Awareness)的设念是一种设念哲教,它夸大正在产物设念战斥天历程中对于制制历程的清晰战思考。随着增强真践(AR)战真拟真践(VR)足艺的去世少,对于光子器件的需供日益删减,对于下效、小型化组件的需供也变患上愈减水慢。因此正在设念中融进制制意见将有助于提降产物设念功能、削减设念-制制-测试循环,从而节流时候战老本。

AI若何助力芯片测试突破老本战时候的双重挑战?

正在斲丧、下功能合计(HPC)战汽车等多个规模,回支的先进节面足艺战同构散成睁开测试会导致制制测试老本飙降。新思科技TSO.ai是一款AI驱动型测试空间劣化处置妄想,也是Synopsys.ai处置妄想的闭头组成部份。它操做了AI去劣化门级网表上的ATPG背量天去世,从而削减斲丧测试背量,进而降降测试老本。

审核编纂:彭菁

分享到:

温馨提示:以上内容和图片整理于网络,仅供参考,希望对您有帮助!如有侵权行为请联系删除!

友情链接: